Show simple item record

dc.contributor.advisorBaca Wiesse, Luis Enriquees_PE
dc.contributor.authorCueva Mamani, Jose Luises_PE
dc.date.accessioned2019-05-29T15:02:22Z
dc.date.available2019-05-29T15:02:22Z
dc.date.issued2018-12-28
dc.identifier.urihttp://repositorio.unap.edu.pe/handle/20.500.14082/10493
dc.description.abstractLa temporización electrónica digital ha sido usada para tareas de control de tiempo desde la invención de los circuitos integrados, existen temporizadores individuales encapsulados en un único chip, otros son incluidos dentro de sistemas mayores, el estudio de esta investigación es diseñar un módulo temporizador para formar parte de un sistema en chip (SOC). Estos sistemas en chip son muy comunes en el mercado de la informática móvil, control de vehículos e internet de las cosas (IoT), debido a su bajo costo, función específica y en general bajo consumo de energía, construidos alrededor de un microprocesador junto a otros periféricos. En este trabajo se hace el diseño del temporizador digital para generar y tratar diferentes eventos relacionados con el tiempo que incluye también generación de señales PWM (modulación por amplitud de pulso), las aplicaciones de este dispositivo son: generación de señales de tiempo (Triggers) para inicio de conversiones analógico/digitales en un ADC, circuito de protección Watch Dog (perro guardián), inicio de secuencias de transmisión de datos UART (Comunicación serial), conteo de eventos en los puertos de entrada de un SoC, temporización para despertador de modo de bajo consumo en un microcontrolador, generación de señal PWM, este temporizador incluye una hoja de características como fuente de datos para que pueda ser usado e integrado correctamente dentro de un sistema en chip (SOC) junto con otros componentes. Este documento contiene las características de funcionamiento del temporizador descritos en capítulos posteriores, Se cuenta también con las pruebas respectivas con el software NCSIM de Cadence y a nivel de hardware en un FPGA DE2-115 Altera.es_PE
dc.description.uriTesises_PE
dc.formatapplication/pdfes_PE
dc.language.isospaes_PE
dc.publisherUniversidad Nacional del Altiplano. Repositorio Institucional - UNAPes_PE
dc.rightsinfo:eu-repo/semantics/openAccesses_PE
dc.rights.urihttps://creativecommons.org/licenses/by/4.0/deed.eses_PE
dc.sourceUniversidad Nacional del Altiplanoes_PE
dc.sourceRepositorio Institucional - UNAPes_PE
dc.subjectMicroelectrónicaes_PE
dc.subjectDiseño de temporalizadores_PE
dc.titleDiseño e implementación de un temporizador para un sistema en chip (SOC) en lenguaje Veriloges_PE
dc.typeinfo:eu-repo/semantics/bachelorThesises_PE
thesis.degree.nameIngeniero Electrónicoes_PE
thesis.degree.disciplineIngeniería Electrónicaes_PE
thesis.degree.grantorUniversidad Nacional del Altiplano. Facultad de Ingeniería Mecánica Eléctrica, Electrónica y Sistemases_PE
thesis.degree.levelTítulo Profesionales_PE
dc.publisher.countryPEes_PE
renati.discipline712026es_PE


Files in this item

Thumbnail

This item appears in the following Collection(s)

Show simple item record

info:eu-repo/semantics/openAccess
Except where otherwise noted, this item's license is described as info:eu-repo/semantics/openAccess